TechNews
Observatory
Topic Summary

Fpga

Timeline

Continuity Window

first seen 2026-03-24 23:58 JST
last seen 2026-03-26 07:50 JST
representative articles 2
2026-03-242026-03-26
Hacker News
01

My DIY FPGA board can run Quake II (part 4) | Petr Mikheev’s blog

分類と出典
Petr Mikheev’s blog
要点
  • 作者が高レベル FPGA(Efinix Ti60)と現代的なメモリ IC を採用し、自己製作の FPGA 基板で Quake II を動作させるための第 4 回実験記事を提供する。
  • BGA パッケージの配線設計やデカップリングコンデンサの配置などハードウェア設計における課題と、ステンシルを使用した底面ヒーターによる BGA ソルダー링手順を詳述する。
  • Verilog から SpinalHDL を利用した RISC-V 処理コア(VexiiRiscv)を含むシステムアオンチップの設計および開発進捗について記述する。
重要性

一般ユーザー向けの高度なハードウェア設計手順や、開かれたハードウェア開発における具体例として価値がある。

02

Dabao Evaluation Board for Baochip-1x - BIO - The Bao I/O Co-Processor | Crowd Supply

分類と出典
Crowd Supply
要点
  • Baochip-1x の I/O コプロセッサ BIO は、Raspberry Pi PIO の RISC-V ベースの再実装である。
  • 元の PIO アーキテクチャは FPGA ではリソースと時間制限に制約があり非効率であったため開発された。
  • BIO はソフトウェアツール性を重視しつつ I/O タスクをオフロードする新設計となっている。
重要性

RISC-V エコシステムにおけるハードウェア実装の具体例として、専用コアの有効性と課題を議論する価値がある。